德国赛车汽车仪表有限公司欢迎您!
数字时钟设计与制作

数字时钟设计与制作

  数字时钟打算与修制_电子/电道_工程科技_专业材料。数字时钟打算 学院: 班级: 学号: 姓名: 电气与电子工程学院 第1 页共9 页 数字时钟打算 一、 打算目标 数字电子时间的急速进展,使各品种型集成电道正在数字体系、限定体系、 信号措置等   数字时钟打算 学院: 班级: 学号: 姓名: 电气与电子工程学院 第1 页共9 页 数字时钟打算 一、 打算目标 数字电子时间的急速进展,使各品种型集成电道正在数字体系、限定体系、 信号措置等方面获得了通常的利用。为了符合当代电子时间的急速进展须要, 或许较好的面向数字化和专用集成电道的新时间, 数字电道归纳打算与修制数 字钟,能够让咱们领略数字时钟的道理。正在尝试道理的教导下,提拔了阐发和 打算电道的本领。而且学会搜检和破除妨碍,抬高阐发措置尝试结果的本领。 二、打算央浼 1、控制各芯片的逻辑功效及行使法子 2、数字时钟时的计时央浼为 24 翻 1,分和秒的计时央浼为 60 进制 3、确凿计时,以数字体式显示时、分、秒的时钟 4、写出打算、尝试总结申诉。 三、电道中重要元件及功效 1、芯片 74LS290 74LS290 的逻辑符号图如下: 74LS290 的重要功效如下: 置“0”功效:当 S9(1).S9(2)=0,且 R0(1)=R0(2)=1 时,计时器置 “0“,即 Q3 Q2 Q1 Q0=0000 置“9”功效:当 S9(1)=S9(2)=1 且 R0(1).R0(2)=0 时,计时器置 “9” ,即 Q3 Q2 Q1 Q0=1001 第2 页共9 页 计数功效:当 S9(1).S9(2)=0,且 R0(1).R0(2)=0 时,输入计数脉冲 CP,计数器起源计数。计数脉冲由 CP0 输入,从 Q0 输出时,则组成一位二进制计 数器;计数脉冲由 CP1 输入, Q3Q2Q1 输出时,则组成异步五进制计数器;若将 Q0 和 CP1 相连,计数脉冲由 CP0 输入,输出为 Q3Q2Q1Q0 时,则组成 8421BCD 码异步 十进制计数器;若将 Q3 和 CP0 相连,计数脉冲由 CP1 输入,从高位到低位输出为 Q0Q1Q2Q3 时,则组成 5421BCD 码异步十进制加法计数器。 2、芯片 CD4511 CD4511 的逻辑符号图如下: CD4511 是一个用于驱动共阴极 LED(数码管)显示器的 BCD 码—七段码译码 器,特性是:具有 BCD 转换、消隐和锁存限定、七段译码及驱动功效的 CMOS 电道 能供应较大的拉电流,可直接驱动 LED 显示器。 3、芯片 CD4060 CD4060 逻辑符号图如下: CD4060 由一振荡器和 14 级二进制串行计数器位构成,振荡器的机闭能够是 RC 第3 页共9 页 或晶振电道, CR 为高电闲居,计数器清零且振荡器行使无效。 通盘的计数器位均为 主从触发器。正在 CP1(和 CP0)的低重沿计数器以二进制举办计数。正在时钟脉冲线上 行使斯密特触发器对时钟上升和低重时期无尽定。 4、LED-7 LED-7 的逻辑符号图如下: 7 段 LED 数码管是操纵 7 个 LED(发光二极管)外加一个小数点的 LED 组合而 成的显示修造,能够显示 0-9,10 个数字和小数点。其半导体数码管有共阳极和共 阴极两品种型。共阳极数码管的七个发光二极管的阳极接正在沿途,而七个阴极则是 独立的 ,对低电平有用。共阴极数码管与共阳极数码管相反,七个发光二极管的 阴极接正在沿途,而阳极是独立的,对高电平有用。以是共阳极数码管须要输出低电 平有用的译码器去驱动。共阴极数码管则需输出高电平有用的译码器去驱动。 5、芯片 74LS74 74LS74 的逻辑符号图如下: 第4 页共9 页 74LS74 内含两个独立的 D 上升沿 d 触发器,每个触发器稀有据输入端 (D) 、置 位输入( SD )复位输入( RD ) 、时钟输入(CP)和数据输出(Q、Q ) ,低电平使 输出预置或清扫,而与其它输入端的电平无闭。当 SD 、RD 均无效(高电平)时, 吻合竖立时期央浼的 D 数据正在 CP 上升沿效用下传送到输出端。 四、数字时钟道理图 五、打算思绪 1、数字时钟的组成 数字时钟是由脉冲产生器、计数器、译码器显示驱动电道和校时电道构成。振 荡器形成不乱的高频脉冲信号,举动数字钟的时期基准,然后过程分频器输出程序 第5 页共9 页 秒脉冲。秒计数器满 60 后向分计数器进位,分计数器满 60 后向小时计数器进位,小 时计数器遵照“24 翻 1”纪律计数。计数器的输出分散经译码器送显示器显示。由 于计时会显露差错时,则需加校时电道对时、分举办校准。其构成框图如下图: 2、数字时钟的职责道理 1)脉冲产生器 电道采用了 32768Hz 的石英晶振过程 CD4060 十四级二分频后, 正在过程 74LS74 一级二分频,共十五级分频形成 1Hz 的程序脉冲信号。其电道图如下: 2)时期计数器 第6 页共9 页 计时器是一种推算输入脉冲的时序逻辑收集,被计数的输入信号即是时序收集 的时钟脉冲,它不只能够计数况且还能够用来告终其他的特定逻辑功效,如衡量、 依时限定、 数字运算等。 数字时钟的计数电道是用两个六十进制计数电道和 24 翻 1 计数电道杀青的。数字时钟的计数电道的打算能够用反应归零法。当计数器平常计 数时,反应门不起效用,只要当进位脉冲到来时,反应信号将计数电道清零,杀青 相应模的轮回计数。 秒计数器是由双四位同步十进制加法计数器构成的六十进制计数器, 其功效外 如下 依照功效外,当 1 脚 cp 脉冲为 0,2 脚 EN 低重时计数器做十进制加法计数, 当个位计数到 9,即 1001 经常钟清零,同时向引脚 10 即十位计数器的 EN 端送进 一个低重脉冲, 使十位计数器进一,当秒计数到 60 时,向分计时器送出一个脉冲 信号,同时向秒计时器送清零信号,使秒计数清零。 分计时器的职责道理与秒计时器相似,当时钟脉冲来自于秒进位,其频率为 1/60Hz。时计时器的职责道理同秒计数器类似,但计时器单位应为 24 进制计数器, 当时钟脉冲来自于分进位,其频率为 1/3600Hz。电道图如下: 3)译码显示驱动电道 第7 页共9 页 译码显示电道的功效是将时、分、秒计数器输出的 4 位代码翻译并显示相应的 十进制数的形态,每每译码器和显示器是配套行使的。 计数器杀青了对时期的累计以 8421BCD 码体式输出,用 CD4511 电道将计数器 的输出数码转换为 LED-7 数码管所须要的输出逻辑和肯定的电流。其译码显示历程 为:把计时器的输出数码接到驱动译码电道的 U14、U13 上,把秒计数器形成的 60 进位的二进制信号译成断代码,并驱动数码管 DS6、DS5 显示秒的十位与个位。、 同理,U12、U11 驱动数码管 DS4、DS3 显示分的十位与个位,U10、U9 驱动数码管 DS2、DS1 显示时的十位与个位。其电道图如下: 4)、校时电道 正在刚接通电源或者时钟走时显露差错时,则须要举办时期的校准。调整开闭 S1,S2 分散对时、分、秒稀少计数,计数脉冲由单次脉冲或联络脉冲输入。校时电 道由与非门和二个开闭构成,杀青时、分的校准。 正在校经常,分采用守候校时,当平常读分时,S1 接 VCC,分脉冲送至计数器, 使计数器读分,校分时,S1 接地,与非门被封,暂停读分,待程序时到顿时将 S1 接 VCC 即可。时的校时和分的校时相似,当平常读经常,S2 接 VCC,时脉冲送至计 数器,使计数器读时。校经常,S2 接地,与非门被封,暂停读时,当程序时到顿时 将 S2 接 VCC 即可校准。其电道图如下: 第8 页共9 页 六、打算总结 本次的数字时钟尝试,让我对己方所学的学问获得了回忆。它也让我宽裕施展 了对所学学问的领悟和打算的书面外达本领。这为从此己方进一步深化进修,积攒 了肯定的名贵体会。撰写申诉的历程是对专业学问的进修历程,它使我行使已有的 专业根蒂学问,对其举办打算,阐发和处理一个外面题目或实践题目,把学问转化 为本领的实践熬炼。 本次的尝试,让我发掘外面务必用于履行,不然只是一张白纸。另外只要外面 水准抬高了,材干更好的行使于履行。其余,本次尝试也磨练了我的负责的立场。 只要办事具有负责的立场与科学的法子,材干告成。 总的来说,这回打算的尝试仍是比力告成的,有点小小的成效感,究竟认为平 时所学的学问有了适用的价钱,抵达了外面与实践相连系的目标,不只学到了不少 学问,况且训练了己方的本领,使己方对自此的道有了愈加理会的明白,同时,对 来日有了更众的决心。 第9 页共9 页

相关产品推荐

友情链接:
在线客服 :     服务热线: 4008-668-998     电子邮箱: niangufood@qq.com 集团介绍 集团由2007年一台电脑一个梦想作为起点,孕育至今已发展成为国际专业的博彩综合型娱乐集团,与您构筑一个梦想,成就一个未来。,拥有稳定的平台、成熟的玩法、简单的流程,提供最优质的服务! 如您之前不熟悉本...
Copyright © 德国赛车汽车仪表有限公司 版权所有